Termi VLSI on lyhenne sanoista 'Very Large Scale Integration Technology', johon sisältyy integroitujen piirien (IC) suunnittelu yhdistämällä tuhansia transistorit loogisesti yhdeksi siruksi erilaisia logiikkapiirejä . Nämä IC: t pienentävät lopulta varattua piiritilaa verrattuna tavallisten IC: n piireihin. Laskennallinen teho ja tilankäyttö ovat VLSI-suunnittelun päähaasteita. VLSI-projektien toteuttaminen avaa haastavan ja valoisan uran sekä opiskelijoille että tutkijoille. Jotkut VLSI: n uusista trendialueista ovat Kentällä ohjelmoitava porttiryhmä sovellukset (FPGA), ASIC-mallit ja SOC: t. Alla on luettelo joistakin VLSI-hankkeista niille opiskelijoille, jotka etsivät innokkaasti hankkeita tällä alalla. Tässä artikkelissa käsitellään yleiskatsausta FPGA-, Xilinx-, IEEE-, Mini-, Matlab- jne. Nämä projektit ovat erittäin hyödyllisiä tekniikan opiskelijoille, M.tech-opiskelijoille.
VLSI-projektit insinööriopiskelijoille
VLSI-hankkeita, joissa on tiivistelmiä elektroniikkatekniikan opiskelijoille, käsitellään jäljempänä.
VLSI-projektit
1). 3D-nostoon perustuvan erillisen aallotuksen muunnos
Tämä projekti auttaa tarjoamaan erittäin tarkkoja kuvia käyttämällä kuvan koodausta menettämättä sen tietoja. Tämän saavuttamiseksi tämä prosessi toteuttaa nostosuodattimen riippuen 3D: n erillisen aallotetun VLSI-arkkitehtuurin muunnoksesta.
2). Suunnittelu SFQ-kerroin 4-bittisellä tehokkaasti nopean laitteiston avulla
Tätä projektia käytetään pääasiassa muokatun kopiokooderin (MBE) toteuttamiseen 4-bittisellä SFQ-pohjaisella kerroin . Tämä kerroin tarjoaa hyvän suorituskyvyn verrattuna tavanomaiseen kopiokooderiin. Tätä projektia käytetään pääasiassa kriittisen viiveen sovelluksissa.
3). Salausprosessori, jota käytetään älykorteissa, joissa on tehokas alue
Tätä projektia käytetään toteuttamaan kolme salausalgoritmia, joita tukevat sekä yksityiset että julkiset avaimet, joita käytetään älykortti sovellukset erittäin suojattujen käyttäjävahvistusten ja tietojen tarjoamiseen viestintä .
4). Nopea tai matala tehokerroin, jossa väärennetty virranvaimennusmenetelmä
Tämä ehdotettu järjestelmä suodattaa aritmeettisten yksiköiden turhat väärät signaalit tarpeettoman tiedonsiirron välttämiseksi, mikä ei vaikuta viimeisiin laskentatuloksiin. Tämä järjestelmä käyttää SPST-menetelmää kertojille pienitehoisen ja nopean tiedonsiirron saavuttamiseksi.
5). Häviöttömän datan algoritmin pakkaus ja purku
Tämä projekti toteutetaan pääasiassa kaksivaiheiselle laitteistoarkkitehtuurille riippuen PDLZW (Parallel Dictionary LZW) -algoritmista sekä Adaptive Huffman -tyyppisestä algoritmista, jota käytetään sekä häviöttömän datan pakkauksen että häviötön purku.
6). Alhaisen monimutkaisuuden omaavan turbodekooderin arkkitehtuuri energiatehokkaille WSN-palveluille
Ehdotettua järjestelmää käytetään vähentämään kokonaisenergiankulutusta koko WSN: n tiedonsiirron ajan LUT-Log-BCJR: n hajoavan algoritmin avulla ACS (Add Compare Select) -operaatioihin.
7). VLSI-arkkitehtuuri kuvan impulssimelun poistamiseksi tehokkaasti
Tätä ehdotettua järjestelmää käytettiin pääasiassa kuvanlaadun parantamiseen visuaalisesti, jotta vältetään impulssimelun aiheuttama vioittuminen mahdollistamaan tehokas VLSI-arkkitehtuuri reunaa säilyttävän suodattimen avulla.
8). Multimedian pakkaamiseen käytetyn muistissa olevan prosessorin arkkitehtuuri
Tämä ehdotettu järjestelmä tarjoaa a prosessori muistissa multimediasovellusten, nimittäin kuvien pakkaamisen, videon tukemiseksi käyttämällä valtavia yksittäisiä käskyjä, useita datakäsitteitä ja käskysanaa.
9). Ajoitussynkronointitekniikka ja symbolinopeus matalalla teholla toimiviin langattomiin OFDM-järjestelmiin
Tätä ehdotettua järjestelmää käytettiin pääasiassa langattoman OFDM: n (ortogonaalinen taajuusjako) toiminnan parantamiseen Multipleksointi ) järjestelmä vähentämällä koko kantataajuuden tehoa kellon avulla generaattori vaiheen viritettävällä ja dynaamisella näyteajoitusohjaimella.
10). Akkupohjainen pienitehoinen ja nopea kertoja -toiminto SPST Adder & Verilog -sovelluksella
Tätä projektia käytetään pienitehoisen ja nopean MAC: n (kertoja ja akku) suunnitteluun hyväksymällä väärä tehonpoistomenetelmä MBE: llä (muokattu kopiokooderi). Tätä mallia käyttämällä voidaan välttää koko kytkennän tehohäviö.
11). Robottiprosessorin suunnittelu ja toteutus mahdollistamalla törmäyksenesto RFID-tekniikan kanssa
Ehdotettua järjestelmää käytetään pääasiassa törmäyksen estävään robottiprosessoriin robottien fyysisen törmäyksen välttämiseksi monirobotin ympäristössä. Tämä algoritmi toteutetaan pääasiassa VHDL- ja RFID-tekniikoilla.
12). Logiikkapiirin suunnittelu tehokkaalla teholla käyttäen adiabaattista menetelmää
Tämä järjestelmä osoittaa logiikkapiirisuunnittelun tehokkaasti adiabaattisella menetelmällä verrattuna perinteiseen CMOS-suunnitteluun piirejä käyttämällä NAND & NOR -portit . Adiabaattista menetelmää käyttämällä voidaan vähentää tehon hajaantumista verkossa sekä kierrättää varastoitua energiaa kuormituskondensaattorissa.
3). Salausjärjestelmä järjestelmän laskennanopeuden parantamiseksi
Tämän projektin pääasiallisena tarkoituksena on parantaa tiedonsiirron turvallisuutta ja parantaa laskennan nopeutta toteuttamalla AES-algoritmi FPGA: n avulla. Joten tämä simulointi, samoin kuin matemaattinen suunnittelu, voidaan suorittaa VHDL-koodin avulla.
14). AHM: n tai edistyneen korkean suorituskyvyn väylän IP-lohko
Tätä projektia käytetään pääasiassa Advanced-arkkitehtuurin suunnitteluun Mikrokontrolleri Väylä (AMB) käyttämällä AHBN: ää (Advanced High-Performance Bus). Tämä projekti voidaan suunnitella VHDL-koodilla toteuttamalla lohkot, kuten master & save.
15). DSM-pohjainen multimode RF-lähetin-vastaanotin monikanavaisella
Tätä järjestelmää käytettiin pääasiassa monimoodisen lähettimen ja vastaanottimen arkkitehtuurin ja RF-monikanavan suunnitteluun Delta-Sigma-modulaattorilla. Tämä ehdotettu järjestelmä käyttää VHDL-kieltä kahden arkkitehtuurin toteuttamiseen.
16). Poistokytkimen keskitin asynkronisen siirtotilan avulla
Tämän projektin avulla asynkroniseen siirtoon perustuva katkaisukytkin voidaan suunnitella sellaisten työkalujen avulla kuin VHS ja VHDL. Tätä katkaisukytkintä voidaan käyttää virtuaalipiiripakettien verkoissa samoin kuin datagrammin sovelluksissa.
17). Asynkronisten piirien käyttäytymissynteesi
Tätä projektia käytetään pääasiassa asynkronisiin piireihin käytetyn käyttäytymissynteesitekniikan tarjoamiseen. Molemmat mallit, kuten balsa ja asynkroniset toteutukset, ovat suunnittelun pääelementtejä.
18). AMBA-suunnittelu käyttämällä AHB: n yhteensopivaa muistiohjainta
Tätä projektia käytetään suunnittelemaan MCBA (muistiohjain) AMBA: sta (Advanced Microcontroller Bus Architecture) riippuen järjestelmämuistin ohjaamiseksi päämuistilla, kuten SRAM ja ROM.
19). Carry Tree Adder -toteutus
VLSI-suunnitteluun perustuvaa kantopuun lisälaitetta kutsutaan parhaan suorituskyvyn lisäykseksi, toisin kuin tavallisten binaaristen lisäysten kautta. Tämän projektin toteuttamat lisäosat ovat kattava puu, kogge-kivi ja harva kogge-kivi.
20). CORDIC-muotoinen kiinteän kulman kierto
Tämän ehdotetun järjestelmän pääkonsepti on kääntää vektoreita kiinteiden kulmien avulla. Nämä kulmat ovat välttämättömiä peleille, robotiikalle, kuvankäsittely jne. Tämän projektin avulla vektorin kierto voidaan saavuttaa käyttämällä tiettyjä kulmia suunnittelemalla CORDIC (digitaalinen koordinaattikierto).
21). FIR-suodatinsuunnittelu ja haututaulukon hajautettu aritmeettisuus
Tämä ehdotettu järjestelmä parantaa pääasiassa FIR-suodatin suorituskyky suunnittelemalla se käyttämällä kolmiulotteisen hakutaulukon hajautettua aritmeettisuutta kertojan sijasta. Joten tämä muotoilu voidaan toteuttaa käyttämällä ohjelmistoja, kuten FPGA ja Xilinx.
22). Push-Pull-pulssit, joissa on nopeat ja pienitehoiset ehdolliset
Tätä projektia käytetään energiatehokkaiden ja tehokkaiden pulssisalpojen toteuttamiseen, joita käytetään pääasiassa VLSI-järjestelmissä, käyttämällä uutta topologiaa. Koska tämä topologia riippuu pääasiassa loppuvaiheen työntövoimasta, jota käytetään kahdella jakokaistalla ehdollisen pulssigeneraattorin läpi.
23). Aritmeettinen kooderi VLSI-arkkitehtuuri SPIHT: ssä
Tämä ehdotettu järjestelmä parantaa aritmeettisen koodauksen menetelmän läpimenoa SPIHT-pakettien asetetussa osioinnissa FPGA: sta riippuen nopealla arkkitehtuurilla.
24). FPGA-pohjaisen EKG-signaalin melunvaimennus
Tätä projektia käytetään kohinan sisällyttämiseen EKG-signaaleihin kahden mediaanisuodattimen kautta, joissa on vastaavasti 91 ja 7 näytepistekokoa. Joten tämä prosessi voidaan saavuttaa toteuttamalla FPGA-muotoilu perustuu VHDL-koodiin.
25). VLSI-pohjainen korkean suorituskyvyn kuvan skaalausprosessori, edullinen
Tätä projektia käytetään toteuttamaan algoritmi kuvan skaalausprosessorille, joka perustuu VLSI: hen, jossa on vähemmän muistia ja korkea suorituskyky. Ehdotettu järjestelmäsuunnittelu sisältää pääasiassa suodattimien, uudelleen konfiguroitavien dynaamisten menetelmien ja laitteiston jakamisen yhdistämisen kustannusten pienentämiseksi.
26). Systolisen matriisin arkkitehtuurin suunnittelu ja toteutus tehokkaasti
Tämän projektin pääkonsepti on suunnitella laitteistomalli, jota käytetään systolisen matriisin kertojaan. Tätä taulukkoa voidaan käyttää pääasiassa binäärisen kertolaskun suorittamiseen VHDL-alustan avulla. Ehdotettu järjestelmän suunnittelu voidaan toteuttaa käyttämällä FPGA & Isim -ohjelmistoa.
27). QPSK-suunnittelu ja synteesi VHDL-koodilla
QPSK on yksi päämodulaatiomenetelmistä. Tätä menetelmää käytetään satelliittiradion sovelluksissa. Tämä modulointitekniikka voidaan toteuttaa palautuvien logiikkaporttien kautta. QPSK-tekniikan suunnittelu voidaan tehdä VHDL-koodin avulla.
28). DDR SDRAM -ohjaimen suunnittelu ja toteutus suurella nopeudella
Ehdotettua järjestelmää käytetään suunnittelemaan DDR SDRAM -ohjain purskedatan siirtämiseksi suuresta nopeudesta riippuen synkronoimaan nämä tiedot sulautetun järjestelmän ja DDR SDRAM -piirien välillä. VHDL-kieltä käyttämällä koodi voidaan kehittää.
29). 32-bittinen RISC-prosessorin suunnittelu ja toteutus
Tämän projektin pääkonsepti on toteuttaa 32-bittinen RISC (pienennetty ohjeistustietokone) työkalun, kuten XILINK VIRTEX4, avulla. Tässä projektissa 16 käskysarjaa suunnitellaan aina, kun jokainen käsky voidaan suorittaa yhdessä CLK-syklissä viisivaiheisella putkistomenetelmällä.
30). Väyläsillan toteutus AHB: n ja OCP: n välillä
Ehdotettua järjestelmää käytetään väyläsillan suunnitteluun kahden protokollan, yhteisen ja standardin, välille. Tiedonsiirtoprotokollat, kuten AHB (Advanced High-Performance Bus) ja OCP (Open Core Protocol), ovat erittäin suosittuja, joita käytetään SoC (järjestelmän siru) .
VLSI-projektiideoita tekniikan opiskelijoille
Alla on luettelo insinööriopiskelijoille FPGA-, MatLab-, IEEE- ja Mini-projekteihin perustuvista VLSI-projekteista.
VLSI-projektit M.-tekniikan opiskelijoille
M. Tech Opiskelijoihin perustuva luettelo VLSI-projekteista sisältää seuraavat.
- Aluetehokas ja erittäin luotettava RHBD-pohjainen I0T-muistikennosuunnittelu, jota käytetään ilmailu- ja avaruussovelluksissa
- Vaiheenilmaisin monitasoisella puolinopeudella, jota käytetään CLK- ja tietojen palautuspiireissä
- Vertailija pienitehoisella ja suurella nopeudella, jota käytetään tarkkoihin sovelluksiin
- Aidatulla jännitetasolla varustettu kääntäjä tehokkaalla ja integroidulla multiplekserillä
- CNTFET-pohjainen Ternary Adder, erittäin suorituskykyinen
- Suuruuslaskurakenne pienellä teholla
- Kynnyslogiikkaportin suunnittelu nykyisellä tilalla viiveanalyysiä varten
- Mixed Logic Line Decoders -suunnittelu pienitehoisella ja korkean suorituskyvyn kanssa
- Lepotila-logiikan testattavuuden suunnittelu
- Jännitetasonvaihtaja kaksoissyöttösovelluksiin, joissa on nopea ja tehokas teho
- Pienitehoinen ja matalajännitteinen kaksoisläpivalaisimen suunnittelu ja analyysi
- Flip-Flop-suunnittelu, joka perustuu pulssiliipaisuun pienitehoisella signaalinsiirtomenetelmällä
- Tehokas piirien suunnittelu, joka perustuu ajonaikaisiin uudelleen konfiguroitaviin FET-tiedostoihin
- Suuruuslaskurakenne pienellä teholla
- Viive-analyysi logiikkaporttisuunnitelmista nykyisen tilan kynnyksellä
FPGA-pohjaiset VLSI-projektit insinööriopiskelijoille ja CMOS VLSI -suunnittelun miniprojektit on lueteltu alla.
- SEU-karkaistujen piirien suunnittelu ja karakterisointi FPGA: lle SRAM: n perusteella
- Kompakti Memristor-pohjainen CMOS-hybridi-LUT-suunnittelu ja potentiaalinen sovellus, jota käytetään FPGA: ssa
- FPGA: n ultraäänianturipohjainen toteutus etäisyyden mittaamiseen
- FPGA: n käyttöönotto Booth-kertojalle Spartan6 FPGA: lla
- Spartan3 FPGA: lla nostamiseen perustuva erillinen aaltomuutos
- ARM-ohjain robotiikassa FPGA: n avulla
- FPGA-pohjainen UART ja monikanavainen
- EKG-signaalimelun vaimennus FPGA: n avulla
- UTMI-pohjainen FPGA-toteutus ja USB 2.0 -protokollakerros
- Mediaanisuodattimen käyttöönotto Spartan3 FPGA: lla
- AES-algoritmipohjainen FPGA-toteutus
- PIC: ään perustuva turvallisuushälytysjärjestelmä FPGA: n toteuttamiseksi Spartan 3an: n kanssa
- FPGA-toteutus kauko-anturijärjestelmien ohjaimen suunnitteluun
- FPGA: n kuvankäsittelysarja käyttämällä lineaarisen ja morfologisen kuvan suodatusta
- Spartan3 FPGA -perusteinen lääketieteellisen fuusion kuvan toteutus
Luettelo VLSI-miniprojektit, joissa käytetään VHDL-koodia sisältää seuraavat.
- Vertailija suurnopeudella VLSI: n avulla
- Kerroin kelluvasta pisteestä VLSI: n avulla
- VLSI-pohjainen binäärimuunnos harmaaksi
- Digitaalinen suodatin
- CLK Gating perustuu VLSI: hen
- Vedinen kerroin
- CMOS FF käyttäen VLSI: tä
- VLSI: tä käyttävän rinnakkaisprosessorin arkkitehtuuri
- VLSI-pohjainen täysi summain
- DRAM / Dynamic Random Access Memory -muistin suunnittelu VLSI: n perusteella
- SRAM-asettelu perustuu VLSI: hen
- VLSI-pohjainen digitaalinen signaaliprosessori
- VLSI-pohjainen multiplekseri
- MAC-yksikön suunnittelu VLSI: n perusteella
- VLSI-pohjainen erottelija
- VLSI-pohjainen FFT tai nopea Fourier-muunnos
- VLSI-pohjaisen erillisen kosini-muunnoksen arkkitehtuuri
- 16-bittinen kertoja Suunnittelu käyttäen VLSI19
- FIFO-puskurin VLSI-pohjainen suunnittelu
- Nopea kiihdytin, joka perustuu VLSI: hen
VLSI-projektit, joissa käytetään MATLABia ja Xilinxiä
Luettelo Xilinxiä käyttävistä MATLAB- ja VLSI-projekteihin perustuvista VLSI-projekteista sisältää seuraavat.
- CDMA-modeemin suunnittelu ja analyysi MATLAB: n avulla
- FIR-suodatinsuunnittelu VHDL: n avulla FPGA- ja MATLAB-pohjaiseen analyysiin
- ModelSim & Matlab- tai Simulink-pohjainen simulaatio autoteollisuuden järjestelmille
- Xilinx-pohjaiset lisälaitteet, kuten Ripple Carry & Carry Skip
- Aritmeettinen yksikkö, joka perustuu 32-bittiseen kelluvaan pisteeseen
- Liukulukuinen ALU
- RISC-prosessori, joka perustuu 32-bittiseen
- Ortogonaalisen koodin muuntokyvyt
- Xilinx- ja Verilog-pohjainen myyntiautomaatti
- Xilinx-pohjaiset 256-bittiset rinnakkaiset etuliitteet
- Protokolla keskinäisestä todennuksesta Xilinxiä käyttäen
- Xilinxiä käyttävä logiikkatesti yhden käyttöjakson käyttörakenteella
- UTMI- ja protokollakerrospohjainen USB2.0 Xilinxiä käyttämällä
- Tietojen pakkaamisen ja purkamisen määrittäminen Xilinx FPGA: lla
- Xilinx 4000 -pohjaiset BIST- ja Spartan-sarjan FPGA: t
- IIR-suodatin perustuu MATLABiin ja VLSI: hen
- FIR-suodatin MATLAB: n avulla
IEEE-projektit
luettelo IEEE VLSI -projekteista on lueteltu alla.
- VLSI-pohjainen langaton kotiautomaatiojärjestelmä, joka käyttää Bluetoothia
- Impulssimelun poistaminen kuvasta VLSI: n tehokkaan arkkitehtuurin avulla
- Suorittimen muistin arkkitehtuuri multimediapakkausta varten
- Lämpötilajärjestelmän seuranta pilvi- ja esineiden internetin avulla
- OFDM-järjestelmän toteutus IFFT: n ja FFT: n kanssa
- Koodin suunnittelu ja toteutus Hammingin avulla Verilogilla
- VHDL-pohjainen sormenjälkien tunnistus Gabor-suodattimella
- Aritmeettisten toimintojen uudelleenmääritys ROM-levyllä likimääräisten lähestymistapojen mukaan
- Pariteettitarkistuskoodidekooderin korkean hyötysuhteen ja matalan tiheyden suorituskyvyn analyysi pienitehoisissa sovelluksissa
- FFT-arkkitehtuurit, joissa on putkilinjaisen Radix-2k: n eteenpäinvienti
- Varvassuunnittelu VLSI-sovelluksiin, joissa käytetään korkean suorituskyvyn CMOS-tekniikkaa
- FIR-suodattimen suunnittelu hakutaulukolla hajautetun aritmeettisen mukaan
- VLSI-pohjainen edullinen ja parannettu kuvan skaalausprosessori
- 3GPP LTE: n edeltävän turbokooderin ja -dekooderin ASIC-toteutus ja suunnittelu
- Push-Pull-pulssit, pienitehoiset ja suurten nopeuksien ehdolliset
- Parannettu skannaus pienitehoisessa skannaustestauksessa
- Aritmeettinen kooderi VLSI-arkkitehtuuri SPIHT: lle
- VHDL: n käyttöönotto UART: lle
- VLSI-pohjainen jännitteen säädin, matala pudotus
- Flash ADC -suunnittelu ja parannettu vertailujärjestelmä
- Pienitehoinen kerroinrakenne yhdistetyn jatkuvan viiveen logiikkatyylillä
- Kaksinkertainen hännän vertailija korkean suorituskyvyn ja pienellä teholla
- Suorituskykyinen Flash-tallennusjärjestelmä kirjoituspuskurin ja virtuaalimuistin mukaan
- Pienitehoinen FF perustuu Sleepy Stack -lähestymistapaan
- LFSR-tehon optimointi pienitehoiselle BIST: lle toteutettu HDL: ssä
- Myyntiautomaatin suunnittelu ja toteutus Verilog HDL: n avulla
- Akun suunnittelu perustuu 3-painokuvion luomiseen LP-LSFR: llä
- Reed-Salomon -dekooderi, nopea ja matala
- Nopeampi Dadda-kertojan suunnittelutekniikka
- Digitaalinen demodulaatioon perustuva FM-radiovastaanotin
- Testikuvion luominen BIST-järjestelmillä
- VLSI-arkkitehtuurin toteutus suurten nopeuksien putkilinjalla
- Piiriväylän OCP-protokollan suunnittelu väylän toiminnoilla
- Vaihetaajuuden ilmaisin ja latauspumpun suunnittelu, jota käytetään korkeataajuiseen vaihelukittuun silmukkaan
- Välimuistin ja välimuistin ohjaimen suunnittelu VHDL: llä
- ASTRAN-pohjainen pienitehoisten 3-2 ja 4-2 summainkompressorien toteutus
- Ennakkomaksuttu sähkön laskutusjärjestelmä, joka käyttää siruohjelmaa
- Päällekkäinen toteutus logiikkasolun ja sen tehoanalyysin avulla
- Carry Look Ahead Adder erilaisella bittisuoritusanalyysillä VHDL: n avulla
- Data Link Layer Design with Wi-Fi MAC Pöytäkirjat
- FPGA-moduulin aritmeettisen keskinäisen todennusprotokollan toteutus
- PWM-signaalin generointi FPGA- ja muuttuvalla käyttöjaksolla
Reaaliaikaiset projektit
Luettelo Reaaliaikaiset VLSI-projektit sisältää pääasiassa VLSI-miniprojekteja, joissa käytetään VHDL-koodia, ja VLSI-ohjelmistoprojekteja ECE-insinööriopiskelijoille.
- SRAM-rivivälimuistin käytännöllinen integrointi heterogeeniseen 3-D DRAM -arkkitehtuuriin TSV: n avulla
- Sisäänrakennettu itsetestaustekniikka viivevian diagnosoimiseksi klusteripohjaisissa kenttäohjelmoitavissa porttiryhmissä
- ASIC-suunnittelu monimutkaisesta kertojasta
- Edullinen VLSI-toteutus impulssimelun tehokkaaseen poistoon
- FPGA-pohjainen Avaruusvektori PWM Kolmivaiheisen induktiomoottorin ohjauspiiri
- VLSI Automaattisen korrelaattorin ja CORDIC-algoritmin toteutus OFDM-pohjaiseen WLAN-verkkoon
- Automaattinen tienpoisto korkean resoluution satelliittikuvien avulla
- VHDL-suunnittelu kuvasegmentille käyttäen Gabor-suodatinta tautien havaitsemiseen
- Pienikokoinen turbodekooderiarkkitehtuuri energiatehokkaille langattomille anturiverkkoille
- Ortogonaalisen koodinmuunnosominaisuuksien parantaminen FPGA-toteutuksen avulla
- Kelluvan pisteen ALU: n suunnittelu ja toteutus
- CORDIC-muotoilu kiinteälle kiertokulmalle
- Tuotteen Reed-Salomon -koodit NAND Flash -ohjaimen toteuttamiseksi FPGA-sirulle
- Tilastollinen SRAM-lukuoikeuden tuoton parantaminen negatiivisten kapasitanssipiirien avulla
- MIMO-verkkoliitäntöjen virranhallinta mobiilijärjestelmissä
- Tietojen salausstandardin suunnittelu tietojen salausta varten
- Pienitehoinen ja tehokas kantokantovalinta
- UART: n synteesi ja toteutus VHDL-koodien avulla
- Parannetut sulautetun kelluvan pisteen lisä- ja vähennysyksikön arkkitehtuurit
- FPGA-pohjainen 1-bittinen digitaalinen lähetin, joka käyttää Delta-Sigma-modulaatiota ja RF-lähtöä SDR: lle
- Ketjuhaun käytön optimointi BCH-dekooderissa suurta virhesuhdetta varten
- Digitaalinen suunnittelu DS-CDMA-lähettimelle, joka käyttää Verilog HDL: ää ja FPGA: ta
- Tehokkaan systolisen matriisin arkkitehtuurin suunnittelu ja toteutus
- VLSI-pohjainen robottidynamiikan oppimisalgoritmi
- Monipuolinen multimediatoimintayksikön suunnittelu, jossa käytetään väärennetyn virran vaimennustekniikkaa
- AHB: n ja OCP: n välisen bussisillan suunnittelu
- Asynkronisten piirien käyttäytymissynteesi
- FPGA-pohjaisen muokatun Viterbi-dekooderin nopeuden optimointi
- I2C-liitännän toteutus
- Nopea / pienitehoinen kertoja, joka käyttää edistyksellistä väärennetyn virran vaimennustekniikkaa
- Virta-avattujen piirien virtuaalisen syöttöjännitteen kiristäminen aktiivisen vuotojen vähentämiseksi ja porttioksidien luotettavuudeksi
- FPGA-pohjainen tehokas kanavointilaite ohjelmistopohjaiseen radioon
- Digitaalikameran VLSI-arkkitehtuuri ja FPGA-prototyypit kuvien suojaamiseksi ja todentamiseksi
- Sisärobotin toiminnan parantaminen
- ON-Chip-permutaatioverkon suunnittelu ja toteutus moniprosessorijärjestelmälle-On-Chip
- Symbolinopeuden ajoituksen synkronointimenetelmä pienitehoisille langattomille OFDM-järjestelmille
- DMA-ohjain (suora muistimuisti), joka käyttää VHDL / VLSI-tekniikkaa
- Uudelleen konfiguroitava FFT CORDIC-pohjaisen arkkitehtuurin avulla MIMI-OFDM-vastaanottimille
- Väärä virranvaimennustekniikka multimedia- / DSP-sovelluksiin
- BCH-koodien tehokkuus digitaalisessa kuvavesileimauksessa
- Dual Data Rate SD-RAM -ohjain
- Gabor-suodattimen käyttöönotto sormenjälkien tunnistamiseen Verilog HDL: n avulla
- Käytännöllisen nanometrin mittakaavan suunnittelu redundanttina Aware Standard -kirjastokortin kautta parempaan redundanttiin yhden lisäysnopeuden avulla
- Häviötön datan pakkaus- ja purkualgoritmi ja sen laitteistoarkkitehtuuri
- Kehys monibittisten pehmeiden virheiden korjaamiseksi
- Viterbi-pohjainen tehokas testidatan pakkaus
- FFT / IFFT-lohkojen toteutus OFDM: lle
- Wavelet-pohjainen kuvien pakkaus VLSI Progressive -koodauksella
- VLSI Täysin putkilinjaisen kertojan pienempi 2d DCT / IDCT -arkkitehtuurin toteutus JPEG: lle
- FPGA-pohjainen synkronisten peräkkäisten piirien vikojen emulointi
Joten tässä on kyse luettelosta insinöörien VLSI-hankkeista, M.Tech-opiskelijoista, jotka ovat hyödyllisiä viimeisen vuoden projektiteeman valinnassa. Kun olet viettänyt arvokasta aikaa tämän luettelon läpi, uskomme, että sinulla on melko hyvä idea valita valitsemasi projekti-aihe VLSI-projektien luettelosta, ja toivomme, että sinulla on tarpeeksi luottamusta ottaaksesi kaikki aiheet mukaan luetteloon lista. Lisätietoja ja apua näissä projekteissa voit kirjoittaa meille alla olevassa kommenttiosassa. Tässä on kysymys sinulle, mikä on VHDL?
Valokuvahyvitys
- VLSI-hankkeet set-tech